Subscribe Us

~Orang Bisa ~ Kenapa Kita Tidak?~

Modul 4 percobaan 1 kondisi 1




1. Kondisi
[Kembali]
Percobaan 1 kondisi 1
 Buatlah rangkaian seperti gambar percobaan 1 dengan output menjadi 8 bit 

2. Gambar Rangkaian Simulasi [Kembali]



Gambar 1. Rangkaian Percobaan 1 Kondisi 1

3. Video Simulasi [Kembali]


Video 1.  Rangkaian Percobaan 1 Kondisi 1

4. Prinsip Kerja Rangkaian [Kembali]
    Pada rangkaian percobaan 1 kondisi 1, membuat rangkaian seperti di gambar dengan mengubah output menjadi 8 bit. untuk satu bit di simbolkan dengan satu flip-flop, maka untuk menjadikan 8 bit maka menggunakan 8 buah flip-flop. Rangkaian ini merupakan rangkaian Serial In Serial Out(SISO) karena hanya memiliki satu jalur untuk input dan output.
       pada rangkaian percobaan dimana kaki R dan S tidak aktif karena diberi logika 1 ( High ), sehingga output di kendalikan oleh J dan K dengan syarat CLK harus terhubung kek clock. kaki J dan K dihubungkan ke saklar 10, untuk kaki J langsung terhubung ke saklar sedangkan untuk kaki K di beri gerbang NOT, ini bertujuan agar flip-flop dapat memberikan kondisi setiap perubahan dari saklar. kaki CLK pada masing-masing flip-flop dihubungkan ke  gerbang NOT, dimana kaki pertama gerbang NOT terhubung ke inputan saklar sedangkan kaki kedua gerbang NOT dihubungkan ke clok, sehingga setiap 1 clok akan terjadi pergeseran clock dari kiri ke kanan.
 
5. Link Download [Kembali]
File Video Rangkaian                [ Download ]
File HTML                                [Download]
File Rangkaian Proteus             [ Download ]
File Gambar Rangkaian            [ Download ]
File datasheet 74111                 [ Download ]
File datasheet gerbang NOT     [ Download ]
File datasheet gerbang AND    [ Download ]