Percobaan 2 Kondisi 11
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=clock, B1=clock, B2=1
2. Gambar Rangkaian Simulasi
[Kembali]
3. Video Simulasi [Kembali]
Video 1. Rangkaian Percobaan 2 Kondisi 11
4. Prinsip Kerja Rangkaian [Kembali]
T flip-flop merupakan rangkaian elektronika yang dibuat dengan menggunakan rangkaian J-K flip-flop, perbedaanya terletak pada kaki inputannya, di mana pada kaki J dan K dihubungkan menjadi satu sehingga akan diperoleh flip-flop yang wataknya membalik output sebelumnya pada inputan tinggi atau berlogika 1 dan outputnya akan tetap jika inputanya rendah atau berlogika 0. T flip-flop memiliki 4 kondisi yaitu Set(1,0), Reset(0,1), Terlarang (1,1), dan Toggle (1,0; 0,1)
- Kodisi Set; dapat dibentuk dengan mengaktifkan kaki set; apabila kaki setnya aktif low( ditandai dengan bulatan) maka dapat memberi inputan 0 atau dihubungkan ke ground untuk mengaktifkannya, namun apabila kaki setnya berlogika high maka dapat memberi logika 1 atau dihubungkan ke VCC untuk mengaktifkannya.
- Kondisi Reset; dapat dibentuk dengan mengaktifkan kaki reset; apabila kaki resetnya aktif low( ditandai dengan bulatan) maka dapat memberi inputan 0 atau dihubungkan ke ground untuk mengaktifkannya, namun apabila kaki resetnya berlogika high maka dapat memberi logika 1 atau dihubungkan ke VCC untuk mengaktifkannya.
- Kondisi Terlarang; dapat dibentuk dengan memberikan logika 0 pada inputan kaki R dan S, maka output yang di hasilkan akan berlogika 1,1.
- Kondisi Toggle; dapat dibentuk dengan memberika logika 1 pada kaki inputan R dan S dengan syarat kaki CLK terhubung. kondisi Toggle ini akan membalik output sebelumnya setiap kondisi fall time ( 1 ke 0 ).
5. Link Download
[Kembali]
File Video Rangkaian [ Downoad ]
File Rangkaian Proteus [ Download ]
File Gambar Rangkaian [ Download ]
File datasheet 74LS112 [ Download ]